作者:孤城
IT 之家 12 月 2 日消息根据 WCCFTECH 的报道,早在 Skylake 微架构发布时,英特尔就开始在 HEDT 系列处理器中调整其 CPU 的缓存结构。现在根据 Geekbench 的说法,英特尔即将发布的 10nm Tiger Lake 移动处理器也将进行类似的缓存结构调整。
据介绍,在 Skylake-X 的 HEDT 处理器中,英特尔减少了 L3 缓存而增加了低延迟的 L2 缓存。在 Tiger Lake-Y 系列处理器中,英特尔可能会在 L1、L2 和 L3 缓存上带来全面改进。以前,移动和桌面 CPU 采用的是相同的缓存结构,但是通过重新设计缓存,英特尔计划提高移动 CPU 的效率。
根据 Geekbench 的数据,Tiger Lake-Y 有 4 个核心和 8 个线程。该芯片的特点是大大改变了缓存结构,每个核心拥有1,280KB 的 L2 缓存,L2 缓存总量达到了5,120KB,相比前代实现了 400% 的提升,除此之外 L3 高速缓存也总共增加了 12MB。
在 L1 高速缓存方面,英特尔已经将 L1 指令高速缓存的大小提高到了 48KB,但是 L1 数据高速缓存仍然是 32KB。外媒预测,Tiger Lake 有望带来 PCIe 4.0 新特性和 Intel Xe 核显。