展会信息港展会大全

DSP+FPGA 实时信号处理系统中FPGA设计的关键问题 无忧电子开发
来源:互联网   发布日期:2011-09-28 18:38:36   浏览:6776次  

导读: 摘要:简要分析了DSP+FPGA系统的特点和优越性,并且结合一个实时信号处理板的开发,提出在此类系统中,FPGA设计的几个关键问题,并且给出了详实的分析和解决方案。 关键词:全局时钟 积分清除 三态 实时信号处理系统要求必须具有处理大数据量的能力,以保证...


摘要:简要分析了DSP+FPGA系统的特点和优越性,并且结合一个实时信号处理板的开发,提出在此类系统中,FPGA设计的几个关键问题,并且给出了详实的分析和解决方案。
关键词:全局时钟 积分清除 三态

    实时信号处理系统要求必须具有处理大数据量的能力,以保证系统的实时性;其次,对系统的体积,功耗,稳定性等也有严格的要求。实时信号处理算法当中涉及到的运算,有的计算方式和控制结构比较复杂,难以用纯硬件实现,但是对速度没有特殊的要求;有的运算结构本身比较简单,但是数据量大,计算速度要求高。因此,实时信号处理系统是对运算速度要求高,运算种类多的综合性信息处理系统。
    随着数字信号处理器(DSP)和现场可编程门阵列器件(FPGA)的发展,采用DSP+FPGA的数字硬件系统正显示出它的优越性,越来越受到人们的重视。通用DSP的优点是通过编程可以应用到广泛的产品当中去,且已经能满足算法控制结构复杂,运算速度高,寻址方式灵活和通信性能强大等需求。但是传统DSP的结构本质上是串行的,对于需要处理的数据量大,处理速度高,但是运算结构相对比较简单的底层信号处理算法来说,并没有优势可言,而这恰好是FPGA硬件的强项。采用DSP+FPGA的数字硬件系统正好把两者的优点结合到一起,兼顾了速度和灵活性,既满足了底层信号处理的要求,又满足了高层信号处理的要求。
    DSP+FPGA系统最大优点是结构灵活,有较强的通用性,适合模块化设计;同时开发周期较短,系统易于维护和扩展,因此特别适合应用于于实时信号处理系统。
    下面用一个中频数字接收机的信号处理板的实例来说明DSP+FPGA实时信号处理系统的若干问题。

  一  系统组成

    该信号处理板主要由两片DSP(包括主处理器和通信信号处理器)和三片FPGA(包括主通道FFT快捕FPGA,主通道FPGA和干涉测角FPGA)组成,FPGA和DSP之间通过32bit的双向数据总线来连接,如图1所示:

赞助本站

人工智能实验室

相关热词: 全局时钟 积分清除 三态

AiLab云推荐
推荐内容
展开

热门栏目HotCates

Copyright © 2010-2024 AiLab Team. 人工智能实验室 版权所有    关于我们 | 联系我们 | 广告服务 | 公司动态 | 免责声明 | 隐私条款 | 工作机会 | 展会港