数据信号处理器的海量静态存储器扩展访问结构及方法
申请专利号 CN200410010950.9
专利申请日 2004.06.23
名称 数据信号处理器的海量静态存储器扩展访问结构及方法
公开(公告)号 CN1595449
公开(公告)日 2005.03.16
类别 物理
颁证日
优先权
申请(专利权) 中国科学院长春光学精密机械与物理研究所
地址 130031吉林省长春市东南湖大路16号
发明(设计)人 李学夔
国际申请
国际公布
进入国家日期
专利代理机构 长春科宇专利代理有限责任公司
代理人 梁爱荣
摘要
本发明涉及数据信号处理器的海量静态存储器扩展访问结构及方法包括DSP1、锁存器2、二或门3、反相门4,一或门5,先将锁存器的使能端置0,使锁存器进入工作状态,然后对IO外部空间执行写操作,所输出的数据通过锁存作为扩展地址,最后进行正常的外部数据空间读写操作即可完成外部大容量存储器的读写。本发明用DSP2000系列IO外部空间数据线,能够将DSP本身所具有的数据访问能力从64K的访问能力提高到上百兆,同时只占要一根控制口线,不降低本身工作能力,能够很方便的进行二维地址图象的访问和存储。因此,本发明扩展DSP2000的使用领域,能够从事图象处理,数据管理等需要进行大容量数据运算的工作。
主权项
1、数据信号处理器的海量静态存储器扩展访问结构,其特征在于: 是利用DSP的IO外部空间的数据线来锁存产生扩展的地址,包括:DSP (1)、锁存器(2)、二或门(3)、反相门(4)、一或门(5),利用DSP (1)的上述工作特性,在DSP(1)的外部数据线上加入锁存器(2); 对IO外部空间的选通信号IS和写信号WR通过一或门(5)做相或运算, 利用相或运算结果的上升沿来触发锁存器;用锁存器(2)锁存的IO外 部空间的数据信号直接连接在RAM的扩展地址线上,使IO外部空间的 数据信号作为RAM的扩展地址;将锁存器(2)的使能端与DSP(1)的 一个IO控制口线相连,当IO控制口线信号的电平为0时,则锁存器(2) 进入锁存状态,此时,在IO外部空间做写操作,所输出的IO外部空间 的数据信号将被锁存器(2)锁存作为扩展地址信号送给外部数据存储器, 完成地址的扩展;IO控制口线信号经过反相门(4)反相后与IO外部空间 的选通信号IS通过二或门(3)相或的结果作为IO外部空间的选通使能 端,当我们在做地址的扩展的时候,IO控制口线的电平为0,经过反相 门(4)反相后电平为1,则IO外部空间的使能端的电平也将始终为1, 使能端处于不工作的无效状态;当我们在做正常的外部IO空间操作的时 候,IO控制口线的电平为1,经过反相门(4)反相后为0,与IO外部空 间的选通信号IS通过二或门(3)相或所得到的IO外部空间的使能端的 状态将与IO外部空间的选通信号IS一致,从而能够进行正常的外部IO 空间的操作。